10AX115H2F34E2SG FPGA Arria® 10 GX Fianakaviana 1150000 Cells 20nm Technology 0.9V 1152-Pin FC-FBGA
Famaritana ara-teknika vokatra
EU RoHS | mifanaraka tsara |
ECCN (NY) | 3A991 |
Toetran'ny ampahany | Active |
HTS | 8542.39.00.01 |
SVHC | ENY |
Mihoatra ny fetra ny SVHC | ENY |
Automotive | No |
PPAP | No |
Anarana | Arria® 10 GX |
Process Technology | 20nm |
Mpampiasa I/Os | 504 |
Isan'ny rejisitra | 1708800 |
Volavolan'ny famatsiana miasa (V) | 0.9 |
Singa lojika | 1150000 |
Isan'ny Multipliers | 3036 (18x19) |
Karazana fahatsiarovana fandaharana | SRAM |
Fahatsiarovana tafiditra (Kbit) | 54260 |
Total isan'ny Block RAM | 2713 |
EMACs | 3 |
Units Logic Device | 1150000 |
Isan'ny fitaovana DLL/PLL | 32 |
Transceiver Channels | 96 |
Haingam-pandeha (Gbps) | 17.4 |
DSP manokana | 1518 |
PCIe | 4 |
Programmability | ENY |
Fanohanana Reprogrammability | ENY |
Copy Protection | ENY |
In-System Programmability | ENY |
Naoty hafainganam-pandeha | 2 |
Fenitry ny I/O tokana | LVTTL|LVCMOS |
Interface fitadidiana ivelany | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
Volavolan'ny famatsiana kely indrindra (V) | 0.87 |
Famatsiana famatsiana ambony indrindra (V) | 0.93 |
Volavolan'ny I/O (V) | 1.2|1.25|1.35|1.5|1.8|2.5|3 |
Temperature miasa ambany indrindra (°C) | 0 |
Temperature miasa ambony indrindra (°C) | 100 |
Hafatry ny maripana mpamatsy | maharitra |
Anaram-barotra | Arria |
fitomboan'ny | Surface Mount |
Haavo fonosana | 2.95 |
Sakan'ny fonosana | 35 |
Ny halavan'ny fonosana | 35 |
Niova ny PCB | 1152 |
Anaran'ny fonosana mahazatra | BGA |
Fonosana mpamatsy | FC-FBGA |
Isan'ny Pin | 1152 |
Endriky ny fitarihana | Baolina |
Ny fahasamihafana sy ny fifandraisan'ny FPGA sy CPLD
1. Famaritana sy toetran'ny FPGA
FPGAdia mandray hevitra vaovao antsoina hoe Logic Cell Array (LCA) sy Configurable Logic Block (CLB) ary Input Output (IOB) Block and Interconnect.Ny maodely lojika azo fehezina no singa fototra hanatrarana ny fiasan'ny mpampiasa, izay matetika arindra ho laharan-tariby ary manaparitaka ny chip manontolo.Ny maodelin'ny input-output IOB dia mameno ny fifandraisana misy eo amin'ny lojika eo amin'ny puce sy ny pin fonosana ivelany, ary matetika no alamina manodidina ny firafitry ny chip.Ny wiring anatiny dia ahitana ny halavan'ny tariby isan-karazany sy ny sasany programmable fifandraisana switch, izay mampifandray isan-karazany programmable lojika blocs na I/O blocs mba hamorona circuit amin'ny asa manokana.
Ny endri-javatra fototra amin'ny FPGA dia:
- Ny fampiasana FPGA hamolavola ny faritra ASIC, ny mpampiasa dia tsy mila manamboatra famokarana, afaka mahazo chip mety;
- Ny FPGA dia azo ampiasaina ho santionan'ny mpanamory hafa namboarina tanteraka na semi-nataoASIC circuit;
- Be dia be ny trigger sy I/O pins ao amin'ny FPGA;
- FPGA dia iray amin'ireo fitaovana manana tsingerin'ny famolavolana fohy indrindra, ny vidin'ny fampandrosoana ambany indrindra ary ny risika ambany indrindra amin'ny faritra ASIC.
- Ny FPGA dia mampiasa dingana CHMOS haingam-pandeha, fanjifana herinaratra ambany, ary mety mifanaraka amin'ny haavon'ny CMOS sy TTL.
2, famaritana sy ny toetra CPLD
CPLDdia tena ahitana programmable Logic Macro Cell (LMC) manodidina ny afovoan'ny programmable interconnection matrix vondrona, izay ny LMC lojika rafitra dia sarotra kokoa, ary manana sarotra I / O vondrona interconnection rafitra, dia mety ho vokatry ny mpampiasa araka ny ny filan'ny firafitry ny faritra manokana, mba hamitana ny asa sasany.Satria ny sakana lojika dia mifamatotra amin'ny tariby metaly lava lava ao amin'ny CPLD, ny lozisialy noforonina dia manana fotoana vinavinaina ary misoroka ny tsy fahampian'ny faminaniana tsy feno momba ny fotoanan'ny firafitry ny interconnect segmented.Tamin'ny taona 1990, ny CPLD dia nivoatra haingana kokoa, tsy tamin'ny toetran'ny famafana elektrika ihany, fa tamin'ny endri-javatra avo lenta toy ny scanning sy ny fandaharana an-tserasera.
Ny toetra mampiavaka ny fandaharana CPLD dia toy izao manaraka izao:
- Be dia be ny loharanon-karena lojika sy fitadidiana (Ny Cypress De1ta 39K200 dia manana RAM mihoatra ny 480 Kb);
- Modely ara-potoana flexible miaraka amin'ny loharanon-dàlana miverimberina;
- Flexible hanova ny Pin Output;
- Azo apetraka eo amin'ny rafitra ary reprogrammed;
- Betsaka ny vondrona I/O;
3. Ny fahasamihafana sy ny fifandraisana eo amin'ny FPGA sy CPLD
Ny CPLD dia fanafohezana ny fitaovana lozika azo fehezina be pitsiny, ny FPGA dia ny fanafohezana ny vavahadin'ny vavahady azo atao an-tsaha, ny asan'ny roa dia mitovy amin'ny ankapobeny, saingy ny fitsipika fampiharana dia tsy mitovy, ka indraindray isika dia afaka tsy miraharaha ny fahasamihafana misy eo amin'ny roa, miaraka. antsoina hoe fitaovana lojika programmable na CPLD/FPGA.Misy orinasa maromaro mamokatra CPLD/FPGas, ny telo lehibe indrindra dia ALTERA, XILINX, ary LAT-TICE.Ny CPLD decomposition combinatorial logic function dia tena matanjaka, ny macro unit dia afaka manimba ampolony na mihoatra ny 20-30 combinatorial logic input.Na izany aza, ny LUT an'ny FPGA dia tsy mahavita afa-tsy ny lojika mitambatra amin'ny fampidirana 4, ka ny CPLD dia mety amin'ny famolavolana lojika mitambatra sarotra toy ny decoding.Na izany aza, ny fizotran'ny famokarana FPGA dia mamaritra fa ny isan'ny LUTs sy ny trigger voarakitra ao amin'ny chip FPGA dia tena lehibe, matetika an'arivony, CPLD amin'ny ankapobeny dia afaka mahatratra 512 singa lojika, ary raha ny vidin'ny chip dia zaraina amin'ny isan'ny lojika. Ny sandan'ny singa lojika an'ny FPGA dia ambany lavitra noho ny an'ny CPLD.Ka raha be dia be ny trigger ampiasaina amin'ny famolavolana, toy ny famolavolana lojika sarotra ny fotoana, dia ny fampiasana ny FPGA dia safidy tsara.
Na dia fitaovana ASIC azo programanina aza ny FPGA sy ny CPLD ary manana toetra iraisan'ny maro, noho ny fahasamihafan'ny firafitry ny CPLD sy FPGA dia manana ny toetrany manokana izy ireo:
- Ny CPLD dia mety kokoa amin'ny famitana ny algorithm isan-karazany sy ny lojika combinatorial, ary ny FPGA dia mety kokoa amin'ny famitana ny lojika manaraka.Raha lazaina amin'ny teny hafa, ny FPGA dia mety kokoa amin'ny rafitra manankarena flip-flop, raha ny CPLD kosa dia mety kokoa amin'ny rafitra manankarena flip-flop voafetra sy manankarena.
- Ny firafitry ny fandalovana mitohy an'ny CPLD dia mamaritra fa mitovy sy azo vinavinaina ny fahataran'ny fotoanany, raha toa kosa ny firafitry ny lalan'ny FPGA voazarazara dia mamaritra fa tsy azo vinaniana ny fahataranany.
- Ny FPGA dia manana flexibility kokoa noho ny CPLD amin'ny fandaharana.
- Ny CPLD dia programa amin'ny alàlan'ny fanovana ny fiasan'ny lojika amin'ny circuit anatiny raikitra, raha ny FPGA kosa dia programa amin'ny fanovana ny tariby ny fifandraisana anatiny.
- Ny Fpgas dia azo atao amin'ny alàlan'ny vavahady lojika, raha ny CPLDS kosa dia voarindra eo ambanin'ny sakana lojika.
- Ny FPGA dia mitambatra kokoa noho ny CPLD ary manana rafitra tariby sarotra kokoa sy fampiharana lojika.
Amin'ny ankapobeny, ny fanjifana herinaratra ny CPLD dia lehibe kokoa noho ny an'ny FPGA, ary ny avo kokoa ny mari-pahaizana fampidirana, ny mazava kokoa.