baiko_bg

Products

Ny vidiny sy ny fotoana nitarika ny LCMXO2-256HC-4TG100C arakaraka ny habetsahany takiana, ny fahazoana sy ny toerana fivarotana.

famaritana fohy:

Ny Complex Programmable Logic Device (CPLD) dia Circuit Integrated (ASIC) manokana amin'ny fampiharana ao amin'ny LSI (Large Scale Integrated Circuit) Integrated Circuit.Mety amin'ny fanaraha-maso ny famolavolana rafitra nomerika mahery vaika, ary ny fanaraha-maso ny fahatarana dia mety.CPLD dia iray amin'ireo fitaovana mitombo haingana indrindra amin'ny circuit integrated.
Ireo singa mifandraika amin'ny CPLD
Ny CPLD dia fitaovana lozika azo rindrankajy be pitsiny miaraka amin'ny rafitra lehibe sy saro-takarina, izay an'ny faritra midadasika midadasika.

 


Product Detail

Tags vokatra

Toetra vokatra

Pbfree Code ENY
Rohs Code ENY
Ampahany Life Cycle Code Active
Mpanamboatra Ihs Ny sandan'ny anjara LATTICE SEMICONDUCTOR CORP
Kaody fonosana ampahany QFP
Famaritana ny fonosana LFQFP,
Isan'ny Pin 100
Tohizo ny Code Compliance mifanaraka tsara
Ny kaody ECCN EAR99
HTS Code 8542.39.00.01
Samacsys Manufacturer Lattice Semiconductor
Endri-javatra fanampiny MIASA KOA AMIN'NY 3.3 V NOMINAL FAMOTOANA
Kaody JESD-30 S-PQFP-G100
Kaody JESD-609 e3
NY FAHARETANY 14 mm
Ny haavon'ny fahatsapan'ny hamandoana 3
Isan'ny fampidirana voatokana  
Isan'ny tsipika I/O  
Isan'ny fampidirana 55
Isan'ny vokatra 55
Isan'ny terminal 100
Temperature miasa-Max 85 °C
Temperature miasa-Min  
fikambanana 0 INPUTS NANOKANA, 0 I/O
Output Function mifangaro
Fitaovana vatana fonosana PLASTIK/EPOXY
Kaody fonosana LFQFP
Package Equivalence Code TQFP100,.63SQ
Endriky ny fonosana Square
Package Style FLATPACK, LOW PROFILE, FINE PITCH
Fomba famonosana lovia
Temperature Reflow ambony indrindra (Cel) 260
Famatsiana herinaratra 2.5/3.3 V
Karazana lojika azo zahana FLASH PLD
Fanemorana ny fampielezana 7.36 ns
Toeram-pahafenoana Tsy mahafeno fepetra
Haavo mipetraka-Max 1,6 mm
Famatsiana Voltage-Max 3.462 V
Famatsiana Voltage-Min 2.375 V
Famatsiana Voltage-Nom 2.5 V
Surface Mount ENY
mari-pana HAFA
Terminal vita Matte Tin (Sn)
Terminal Form WING GULL
Terminal Pitch 0,5 mm
Toerana terminal QUAD
Fotoana@Peak Reflow Temperature-Max (s) 30
sakany 14 mm

 

 

Fampidirana vokatra

Ny Complex Programmable Logic Device (CPLD) dia Circuit Integrated (ASIC) manokana amin'ny fampiharana ao amin'ny LSI (Large Scale Integrated Circuit) Integrated Circuit.Mety amin'ny fanaraha-maso ny famolavolana rafitra nomerika mahery vaika, ary ny fanaraha-maso ny fahatarana dia mety.CPLD dia iray amin'ireo fitaovana mitombo haingana indrindra amin'ny circuit integrated.

Ireo singa mifandraika amin'ny CPLD

Ny CPLD dia fitaovana lozika azo zahana be pitsiny miaraka amin'ny rafitra lehibe sy sarotra, izay an'ny isan-karazany lehibe.circuits mitambatra.

Ny CPLD dia manana ampahany lehibe dimy: bloc array logique, unit macro, fe-potoana vokatra lava, array tariby azo zahana ary sakana fanaraha-maso I/O.

1. Block Array Lojika (LAB)

Ny bloc array logique dia ahitana cellule macro miisa 16, ary LABS maromaro no ampifandraisina amin'ny alàlan'ny programamable array (PIA) sy ny fiara fitateram-bahoaka manerantany.

2. Vondrona macro

Ny singa macro ao amin'ny andiany MAX7000 dia misy blocs telo miasa: laika lojika, matrix mifantina vokatra ary rejisitra azo zahana.

3. fe-potoana maharitra vokatra

Ny fe-potoam-pamokarana iray isaky ny sela macro dia azo averina averina any amin'ny laharan'ny lojika.

4. Programmable wired array PIA

Ny LAB tsirairay dia azo ampifandraisina amin'ny famolavolana ny lojika ilaina amin'ny alàlan'ny laharan-tariby azo zahana.Ity fiara fitateram-bahoaka eran-tany ity dia fantsona azo zahana afaka mampifandray izay loharano famantarana ao amin'ilay fitaovana mankany amin'ny alehany.

5. bloc fanaraha-maso I/O

Ny sakana fanaraha-maso I/O dia mamela ny pin I/O tsirairay ho voaendrika tsirairay ho an'ny fidirana/famoahana sy fampandehanana bidirectional.

Fampitahana ny CPLD sy FPGA

Na dia samyFPGASYCPLDdia fitaovana ASIC azo programana ary manana toetra iraisan'ny maro, noho ny fahasamihafan'ny firafitry ny CPLD sy FPGA, manana ny toetrany manokana izy ireo:

1. CPLD dia mety kokoa amin'ny famitana ny algorithm isan-karazany sy ny lojika combinatorial, ary ny FP GA dia mety kokoa amin'ny famitana ny lojika manaraka.Raha lazaina amin'ny teny hafa, ny FPGA dia mety kokoa amin'ny rafitra manankarena flip-flop, raha ny CPLD kosa dia mety kokoa amin'ny rafitra manankarena flip-flop voafetra sy manankarena.

2. Ny firafitry ny zotram-pitaterana mitohy an'ny CPLD dia mamaritra fa mitovy sy azo vinavinaina ny fahataran'ny fotoanany, raha toa kosa ny firafitry ny fandalovan'ny FPGA voazarazara no mamaritra ny tsy fahatanterahan'ny fanemorana azy.

3. FPGA dia manana flexibility kokoa noho ny CPLD amin'ny fandaharana.Ny CPLD dia programa amin'ny alàlan'ny fanovana ny fiasan'ny lojika miaraka amin'ny circuit connexion anatiny raikitra, raha ny FPGA kosa dia programa amin'ny fanovana ny wiring ny fifandraisana anatiny.Ny FP GA dia azo atao amin'ny alàlan'ny vavahady lojika, raha ny CPLD kosa dia voarindra eo ambanin'ny sakana lojika.

4. Ny fampidirana ny FPGA dia avo kokoa noho ny an'ny CPLD, ary manana rafitra tariby sarotra kokoa sy fampiharana lojika.

5. CPLD dia mora ampiasaina kokoa noho ny FPGA.Fandaharana CPLD mampiasa teknolojia E2PROM na FASTFLASH, tsy misy puce fitadidiana ivelany, mora ampiasaina.Na izany aza, ny fampahalalana momba ny programa momba ny FPGA dia mila tehirizina ao anaty fitadidiana ivelany, ary sarotra ny fomba fampiasana.

6. Haingana kokoa noho ny FPgas ny CPLDS ary manana vinavina kokoa ny fotoana.Izany dia satria ny FPGas dia fandaharana amin'ny vavahady ary ny fifamatorana zaraina dia raisina eo amin'ny CLBS, raha ny CPLDS kosa dia fandaharana amin'ny ambaratonga lojika ary ny fifandraisana eo amin'ny sakana lojika dia mitambatra.

7.Amin'ny fomba fandaharana, ny CPLD dia mifototra indrindra amin'ny fandaharana fahatsiarovana E2PROM na FLASH, fandaharam-potoana hatramin'ny in-10,000, ny tombony dia tsy very ny herin'ny rafitra.Ny CPLD dia azo zaraina ho sokajy roa: fandaharana amin'ny programmer sy fandaharana amin'ny rafitra.Ny ankamaroan'ny FPGA dia mifototra amin'ny fandaharana SRAM, very ny fampahalalana momba ny fandaharana rehefa tapaka ny rafitra, ary ny angon-drakitra momba ny fandaharana dia mila averina averina any amin'ny SRAM avy any ivelan'ny fitaovana isaky ny mandeha.Ny tombony dia ny hoe azo fandaharana amin'ny fotoana rehetra, ary azo fandaharana haingana ao amin'ny asa, mba hahatratra dynamic configuration eo amin'ny birao haavon'ny sy ny rafitra.

8.Tsara ny tsiambaratelo CPLD, ratsy ny tsiambaratelon'ny FPGA.

9. Amin'ny ankapobeny, ny fanjifana herinaratra ny CPLD dia lehibe kokoa noho ny an'ny FPGA, ary ny avo kokoa ny ambaratonga fampidirana, ny mazava kokoa.


  • teo aloha:
  • Manaraka:

  • Soraty eto ny hafatrao ary alefaso aminay