baiko_bg

Products

Vidiny Logic & Flip Flops-SN74LVC74APWR

famaritana fohy:

Ny fitaovana SNx4LVC74A dia mampiditra flip-flops D-type amin'ny lafiny iray tsara
fitaovana.
Ny SN54LVC74A dia natao ho an'ny asa 2.7-V hatramin'ny 3.6-V VCC, ary ny SN74LVC74A dia natao ho an'ny
1.65-V hatramin'ny 3.6-V VCC miasa.Ny ambaratonga ambany amin'ny fampidirana preset (PRE) na mazava (CLR) dia mametraka na mamerina ny vokatra, na inona na inona haavon'ny fampidirana hafa.Rehefa tsy mavitrika (avo) ny PRE sy CLR, ny angon-drakitra ao amin'ny fidirana data (D) mahafeno ny fepetra takian'ny fotoana fananganana dia afindra any amin'ny vokatra eo amin'ny sisin'ny famantaran'ny famantaranandro.Mitranga amin'ny haavon'ny voly ny famotehana famantaranandro ary tsy mifandray mivantana amin'ny fisondrotry ny fiposahan'ny famantaranandro.Aorian'ny elanelam-potoana fihazonana dia azo ovaina ny angon-drakitra ao amin'ny fidirana D tsy misy fiantraikany amin'ny haavon'ny vokatra.Ny data I/Os sy ny fidirana amin'ny fanaraha-maso dia mandefitra overvoltage.Ity endri-javatra ity dia mamela ny fampiasana ireo fitaovana ireo ho an'ny fandikana midina amin'ny tontolo mifangaro voly.


Product Detail

Tags vokatra

Toetra vokatra

TYPE Description
Sokajy Circuit Integrated (ICs)

Lojika

Kapa

Mfr Texas Instruments
ANDIAN-DAHATSORATRA 74LVC
Package Tape & Reel (TR)

Tape tapaka (CT)

Digi-Reel®

Toetran'ny vokatra Active
asa Apetraho (Preset) ary Avereno
Type D-karazana
Karazana Output mifameno
Isan'ny singa 2
Isan'ny bits isaky ny singa 1
Famantaranandro matetika 150 MHz
Fanemorana Fampitandremana ambony @ V, Max CL 5.2ns @ 3.3V, 50pF
Karazana trigger Positive Edge
Current - Output Avo, Ambany 24mA, 24mA
Voltage - Famatsiana 1.65V ~ 3.6V
Ankehitriny - Mangina (Iq) 10 µA
Capacitance fampidirana 5 pF
Temperature miasa -40°C ~ 125°C (TA)
Karazana fametrahana Surface Mount
Fonosana fitaovana mpamatsy 14-TSSOP
Package / Raharaha 14-TSSOP (0.173", 4.40mm sakany)
Laharana vokatra fototra 74LVC74


Documents & Media

KARAZANA RESOURCE ROHINY
Takelaka data Sary SN54LVC74A, SN74LVC74A
Product nasongadina Analog Solutions

Lojika vahaolana

PCN fonosana Reel 10/Jul/2018

Reels 19/Apr/2018

Takelaka data HTML Sary SN54LVC74A, SN74LVC74A
Modely EDA SN74LVC74APWR avy amin'ny SnapEDA

SN74LVC74APWR avy amin'ny Ultra Librarian

Fanasokajiana momba ny tontolo iainana & fanondranana

toetra Description
Sata RoHS ROHS3 mifanaraka
Ambaratonga fahatsapan'ny hamandoana (MSL) 1 (Tsy voafetra)
Satan'ny REACH REACH Tsy misy fiantraikany
ECCN EAR99
HTSUS 8542.39.0001

Flip-Flop sy Latch

KapaSYLatchdia fitaovana elektronika nomerika mahazatra miaraka amin'ny fanjakana stable roa izay azo ampiasaina hitehirizana vaovao, ary ny flip-flop na latch iray dia afaka mitahiry fampahalalana 1 bit.

Flip-Flop (fanafohezana hoe FF), fantatra amin'ny anarana hoe vavahady bistable, fantatra ihany koa amin'ny hoe flip-flop bistable, dia faritra lojika nomerika izay afaka miasa amin'ny fanjakana roa.Ny flip-flops dia mijanona ao amin'ny toerany mandra-pahazoany pulse fampidirana, antsoina koa hoe trigger.Rehefa voaray ny fidiran'ny pulse dia miova ny toetry ny vokatra flip-flop araka ny fitsipika ary mijanona ao amin'io fanjakana io mandra-pahazoana trigger hafa.

Latch, saro-pady amin'ny haavon'ny pulse, fiovana ny fanjakana eo ambanin'ny haavon'ny famantaranandro pulse, latch dia ambaratonga-triggered vondrona fitehirizana, ary ny hetsika ny tahirin-kevitra dia miankina amin'ny haavon'ny sandan'ny famantarana fampidirana, afa-tsy rehefa ny latch dia ao amin'ny enable state, hiova miaraka amin'ny fampidirana data ny vokatra.Ny latch dia tsy mitovy amin'ny flip-flop, tsy mametaka angon-drakitra izy io, ny famantarana amin'ny famoahana dia miova amin'ny famantarana fampidirana, toy ny famantarana mandalo amin'ny buffer;Raha vantany vao miasa toy ny fametahana ny famantarana ny latch, dia mihidy ny angon-drakitra ary tsy mandeha ny famantarana fampidirana.Ny latch dia antsoina koa hoe latch mangarahara, izay midika fa ny fivoahana dia mangarahara amin'ny fampidirana rehefa tsy voapetaka.

Ny maha samy hafa ny latch sy flip-flop
Latch sy flip-flop dia fitaovana fitahirizana mimari-droa miaraka amin'ny fiasan'ny fitadidiana, izay iray amin'ireo fitaovana fototra hamoronana fizaran-taona lojika isan-karazany.Ny maha-samihafa azy dia: ny latch dia mifandray amin'ny famantarana fampidirany rehetra, rehefa miova ny fanindroany fanindroany, dia tsy misy terminal famantaranandro;Ny flip-flop dia fehezin'ny famantaranandro, rehefa voatarika ny famantaranandro hanandrana ny fampidirana ankehitriny, dia mamoaka ny vokatra.Mazava ho azy, satria samy lojika ara-potoana ny latch sy flip-flop, ny vokatra dia tsy mifandray amin'ny fidirana amin'izao fotoana izao, fa mifandray amin'ny vokatra teo aloha ihany koa.

1. Latch dia ateraky ny ambaratonga, fa tsy synchronous fanaraha-maso.Ny DFF dia ateraky ny sisin'ny famantaranandro sy ny fanaraha-maso synchronous.

2, ny latch dia saro-pady amin'ny haavon'ny fidirana ary misy fiantraikany amin'ny fahatarana wiring, noho izany dia sarotra ny miantoka fa ny vokatra dia tsy mamokatra burrs;Ny DFF dia tsy dia mamokatra burrs.

3, Raha mampiasa faritra vavahady ianao mba hananganana latch sy DFF, ny latch dia mandany loharanon-karena kely kokoa noho ny DFF, izay toerana tsara kokoa ho an'ny latch noho ny DFF.Noho izany, ny fampidirana ny fampiasana latch ao amin'ny ASIC dia avo kokoa noho ny DFF, fa ny mifanohitra amin'izany kosa no mitranga amin'ny FPGA, satria tsy misy unit latch mahazatra ao amin'ny FPGA, fa misy vondrona DFF, ary ny LATCH dia mila LE mihoatra ny iray ho tanteraka.Ny latch dia atosiky ny haavony, izay mitovy amin'ny fananana farany azo atao, ary aorian'ny fampahavitrihana (amin'ny fotoana fampandehanana ny haavony) dia mitovy amin'ny tariby, izay miova miaraka Ny vokatra dia miovaova amin'ny vokatra.Ao amin'ny fanjakana tsy afaka dia ny hihazona ny famantarana tany am-boalohany, izay hita sy flip-flop fahasamihafana, raha ny marina, matetika latch dia tsy solon'ny ff.

4, ny latch dia ho lasa tena sarotra static fotoana fanadihadiana.

5, amin'izao fotoana izao, ny latch dia ampiasaina amin'ny faritra faran'izay avo indrindra, toy ny CPU P4 an'ny Intel.FPGA dia manana latch unit, ny rejistra vondrona azo voaendrika ho toy ny latch vondrona, ao amin'ny xilinx v2p boky dia ho voaendrika ho rejistra/latch vondrona, ny fametahana dia xilinx half slice structure diagram.Ny modely hafa sy ny mpanamboatra FPGA dia tsy nandeha nanamarina.--Raha ny tena manokana, heveriko fa ny Xilinx dia afaka mifanandrify mivantana amin'ny altera dia mety ho olana bebe kokoa, ho an'ny LE vitsivitsy hatao, na izany aza, tsy fitaovana xilinx isaky ny tapa-kazo tsirairay no azo amboarina, ny interface DDR tokana an'i altera dia manana unit latch manokana, amin'ny ankapobeny ihany. Ny fizaran-tany haingam-pandeha dia hampiasaina amin'ny famolavolana latch.Ny LE an'i altera dia tsy misy firafitry ny latch, ary jereo ny sp3 sy sp2e, ary ny hafa tsy hanamarina, ny boky dia milaza fa io fanamafisana io dia tohana.Marina ny teny wangdian momba an'i altera, ny ff an'i altera dia tsy azo amboarina hametahana azy, mampiasa latabatra fitadiavana izy io mba hampiharana latch.

Ny fitsipika ankapobeny amin'ny famolavolana dia: misoroka ny latch amin'ny ankamaroan'ny endrika.dia hamela anao hamolavola ny fotoana dia vita, ary tena miafina, tsy-veteran tsy mahita.Ny loza lehibe indrindra dia ny tsy fanivanana burrs.Tena mampidi-doza izany ho an'ny ambaratonga manaraka amin'ny circuit.Noho izany, raha mbola afaka mampiasa toerana D flip-flop ianao, aza mampiasa latch.


  • teo aloha:
  • Manaraka:

  • Soraty eto ny hafatrao ary alefaso aminay